# معمارية الحاسوب Architecture Computer



د. رمزي القانوني

**ITGS 223** 

خريف 2022- 2023



المحاضرة التاسعة:

Memory & Cache Memory

الذاكرة وذاكرة السريعة

### **Characteristics**

#### الخصائص

الموقع (Capacity)
السعة (Unit of transfer)
وحدة النقل (Access method)
السيمة الوصول (Access method)
الاداء (Performance)
النوع المادي (Physical type)
الخصائص الفيزيائية (Physical characteristics)

(Organisation) التنظيم

3

# Location الموقع

- CPU
- Internal
- External

### Cache Memory

عشّارة عن ذاكرة صغيرة الحجم ,سرعتها عالية جدا ,تكون بين CPU وبين RAM الثّقدف منها هي مجاراة سرعة المعالج التي تكون سرعتها عالية جدا.

لآيمكن مجاراة سرعة CPU من خلال الذاكرة الرئيسية (RAM) نضع Cache) Memory بينهم بحيث تكون سرعتها متوسطة بين سرعة CPU وسرعة RAM.

## Capacity السعة

السعة التخزينية Cache Memory نحددها من خلال Word size

كلِّ Word size تحتوي على مجموعة من Bits.

$$N=2^A$$

 $ar{ ext{Cache}}$  الموجودة في  $ar{ ext{Word size}}$  عدد

$$A = 8$$
 bit

عبارة عن عدد  $\operatorname{Bits}$  لكل موقع تخزيني (عدد المواقع التخزينية)

$$N = 2^8 = 256$$
 Address

0000000

أول موقع

ثاني موقع

00000001

في حالة:

 $N = 2^{16} = 65535$  A = 16 bit

### **Unit of Transfer**

### وحدة النقل

وحدة نقل البيانات في الذاكرة الرئيسة (Main Memory) هي عدد bits التي يتم

قراءتها أو كتابتها في الذاكرة في وحدة الزمن.

وحدة النقل (Unit of Transfer) مرتبطة بعرض الناقل البيانات Data Bus

وحدة العنونة (Addressable unit) بناء على أصغر موقع تخزيني.

# Access Methods (1) طرق الوصول

### (Sequential) المتسلسل >

التسلسل يكون من البداية حتى الوصول للبيانات، يتم التسلسل في عملية البحث عن القيانات حتى نصل إلى البيانات المطلوبة، Access Time زمن الوصول يعتمد على مكان وجود البيانات مثال عليها الشريط المغناطيسي (tape) وتكون سعة التخزين عالية حدا.

### المباشر (Direct)

تكون الذاكرة مقسمة إلى blocks يتم الوصول إلى أي blocks منها من خلال الوصول إلى منطقة مجاورة من خلال القفز ولها عنوان خاص بها سرعة الوصول تعتمد على الموقع التخزيني للبيانات والموقع السابق, مثال عليها (Hard disk )سرعة الوصول وسعة التخزين كبيرة.

# Access Methods (2) طرق الوصول

### (Random) العشوائي (

بيون الوصول عشوائي للمواقع وزمن الوصول لا يعتمد على الموقع التخزيني ومثال على الموقع التخزيني ومثال على المواقع التخزيني ومثال على المواقع التخزيني ومثال على المواقع المواقع وزمن الوصول الا يعتمد على الموقع التخزيني ومثال

### الترابطي (Associative)

تَكُون البيانات موجودة من خلال مقارنة جزء من المحتوي مع المخزن ، نقارن البيانات التجديدة بالقديمة فالبيانات تكون متر ابطة مع بعضها البعض وزمن الوصول يكون مستقل عن المكان التخزيني أو الوصول السابق ومثال عليها cache إذا تكون البيانات متر ابطة مع بعضها البعض.

# r. ramzi elghanuni\_Lecture9

## **Memory Hierarchy**

التسلسل الهرمي للذاكرة

تدرج Memory بناء على الاكثر سرعة:-

- · Registers
  - In CPU
- Internal or Main memory
  - May include one or more levels of cache
  - "RAM"
- External memory
  - Hard Disk

## **Memory Hierarchy – Diagram**

مخطط ـ التسلسل الهرمي للذاكرة



# Performance

### (Access time) زمن الوصول

رُهِمْن تقديم البيانات والحصول عليها في Registers أعلي من Cache و Cache أعلى m RAM .

### (Memory Cycle time) إزمن دورة الذاكرة

زهًن الوصول للبيانات بالإضافة إلى استردادها (أي زمن مطلوب قبل بداية الوصول التالي)

Cycle time access + recovery

#### (Transfer Rate) معدل النقل

نسلة نقل البيانات من مكان إلي مكان و سرعة هذا النقل.

# Dr. ramzi elghanuni\_Lecture9

## **Physical Types**

النوع المادي

- Semiconductor
  - RAM
- Magnetic
  - Disk & Tape
- Optical
  - CD & DVD
- Others
  - Bubble
  - Hologram

# Physical Characteristics الخصائص الفيزيائية

- √ الاضمحلال (Decay) تضاؤل الاداء أو السعة .
- إ في الذاكرة المتطايرة المعلومات تضمحل بشكل طبيعي أو يتم فقدانها عند غلق / أنهاء الطاقة الكهربائية.
- في الذاكرة الغير متطايرة المعلومات المسجلة لا تفقد أو تضمحل حتى يتم تغييرها بشكل معتمد ولا تحتاج إلى الطاقة الكهربائية للحفاظ على المعلومات.
  - استهلاك الطاقة (Power consumption).
    - 🐉 تطاير البيانات (Volatility).
  - √ قابلة للمسح (Erasable) هل البيانات قابلة للمسح أو لا.

الذاكرة المغناطيسية غير متطايرة أما ذاكرة أشباه الموصلات (الالكترونية) قد تكون متطايرة أو غير متطايرة.

# Organisation التنظيم

تو تيب الذواكر يكون للمواقع التخزينية حسب عدد Bits ودائما لا يكون واضح فمثلا المواقع التخزينية المواقع التخزينية المواقع التخزينية المواقع التخزينية المواقع التخزينية المواقع التخزينية المواقع المواقع التخزينية المواقع المواقع التخزينية المواقع المواقع التخزينية المواقع المواقع التخرينية المواقع المواقع التخرينية المواقع المواقع

## عملية المقارنة بين الذواكر

- How much?
  - Capacity
- How fast?
  - Time is money
- How expensive?

## **Hierarchy List**

# قائمة التسلسل الهرمي

الترتيب من حيت السرعة :-

- \* Registers
- \* L1 Cache
- \* L2 Cache
- Main memory
- \* Disk cache
- \* Disk
- \* Optical
- \* Tape

## So you want fast?

#### سؤال:

ولان المنطبع حذف (RAM) ونضع مكانها (Cache Memory) ولأدعي أن نحتاج المنطبع حذف (RAM) ونضع مكانها (Cache Memory التي تكون RAM) والمنطبع مباشرة من Cache Memory التي تكون السرعة عالية جدا وكذلك التكلفة تكون عالية جدا لذلك نطرا المنطبع المنطبع الكمبيوتر.

# Locality of Reference مرجعية المحل

تَعِمل Cache Memory بمبدأ مرجعية المحل.

الإيانات التي تمت الاشارة إليها مسبقا في الذاكرة الرئيسية تميل إلى إمكانية الاشارة إليها

مُرِّرة اخري في وقت لاحق. بمعني أن البيانات التي نستخدمها في Cache Memory

يَهِكن أن استخدامها مرة اخري.

يوجد استراتيجيتين =-

Temporal Locality > Special Locality >

# Locality of Reference مرجعية المحل

### **Temporal Locality**

الخر تعليمة تم استدعاها من RAM من المحتمل أن يتم استدعائها مرة اخرى فيتم التخلص منها. الإحتفاظ بنسخة من هذه التعليمة لوقت معين إذا لم يتم استخدامها يتم التخلص منها.

### **Special Locality** §

التعليمة الموجودة من القرب من التعليمة التي نريد استدعاه من RAM يمكن أن نستخدمها بدل من جلب تعليمة واحدة فقط فيتم جلب blocks كامل أو جزاء كامل من 19 RAM بحيث يمكن أن استخدم التعليمات التي بجنبه.

## **Cache and Main Memory**

Cache Memory عبارة عن ذاكرة صغيرة الحجم وسريعة جدا توضع بين RAM وبين CPU ويمكن أن توضع على CPU.

يقم استخدام النوع الثاني من مرجعية المحل (Special Locality) الذي ينقل الذي ينقل Cache كامل من Word إلى Cache إلى Cache على حسب الاستخدام و الطلب.



# Cache operation – overview العمليات على الذاكرة السريعة – نظرة عامة

[CPU] يطلب محتويات موقع معين موجود في الذاكرة.

Cache يقوم بفحص إذا كانت هذه البيانات موجوده لديه أو لا.

إذا كانت البيانات موجودة لديه يرسلها مباشرة إلي CPU بهذا يعطينا سرعة عالية.

أ إذا كانت هذه البيانات غير موجودة في Cache يقوم باستقبال blocks من الذاكرة يحتوي على المعلومة المطلوبة ثم يقوم بإرسال هذه المعلومة إلى CPU.

## **Cache/Main Memory Structure**

# بنية نظام الذاكرة الرئيسية والذاكرة السريعة





Dr. ramzi elghanuni\_Lecture9

# Dr. ramzi elghanuni\_Lecture

## **Cache operation – overview**

العمليات على الذاكرة السريعة - نظرة عامة

.tags يحتوي على Cache

هذا tags يحتوي على معلومة تدل على اسم blocks الذي تم جلبه من RAM.

كل معلومة موجودة في Cache تحتوي على tags



الشكل (7.5) – عملية القراءة من الذاكرة السريعة



# Dr. ramzi elghanuni\_Lecture?

## **Cache Design**

## تصميم الذاكرة السريعة

- Addressing (logial, physical)
- o Size
- Mapping Function
- Replacement Algorithm
- o Write Policy
- o Block Size
- Number of Caches

كل هذه العناصر تتحكم في أداء الكمبيوتر وسرعته وتكلفته.

# Size does matter مسالة الحجم

### Cost

كلما زاد عدد Cache أو حجمها بتزيد التكلفة (Cost).

## Speed

كَلُّما زاد عدد Cache أو حجمها بتزيد السرعة (Speed) العملية طرديا.

## **Typical Cache Organization**

التنظيم النموذجي للذاكرة السريعة



Dr. ramzi elghanuni\_Lecture?

# Addressing cache memory (1) عناوين الذاكرة السريعة

عند استخدام عناوين افتراضية يختار المصمم نظام يضع الذاكرة السريعة بين المعالج و وحدة إدارة الذاكرة الذاكرة الرئيسية . وحدة إدارة الذاكرة و الذاكرة الرئيسية . الله الله المعالج و الشريعة الظاهرية تخزن البيانات باستخدام العناوين الافتراضية.

السعالج يصل إلى الذاكرة السريعة مباشرة دون المرور عبر وحدة إدارة الذاكرة .



ni\_Lecture?

# Addressing cache memory (2) عناوين الذاكرة السريعة

الذاكرة السريعة المادية تخزن البيانات باستخدام عناوين الذاكرة الرئيسية الحقيقية.



Dr. ramzi elghanuni\_Lecture9

# size cache memory حجم الذاكرة السريعة

يجب أن يكون حجم الذاكرة السريعة صغير بما فيه الكفاية بحيث يكون متوسط التكلفة الإجمالية للخانة (البت) هو قريب منه في الذاكرة الرئيسية فقط، وكبيرة بما فيه الكفاية بيجيث يكون إجمالي متوسط زمن الوصول قريبا من الذاكرة السريعة لوحدها.

هناك دوافع أخرى عديدة للتقليل من حجم الذاكرة السريعة منها أن كبر الحجم قد يقلل من السرعة و كذلك المساحة المتاحة على رقاقة المعالج محدودة.

## **Mapping Function (1)**

## وظيفة الاسقاط

Blocks in cache called line •

كل مجموعة مواقع تخزينية في Main Memory تسمي

نفس المجموعة في Cache تسمي Line

بحيث يكون حجم Block يساوي حجم

لو نريد نقل محتويات بيانات Blocks من Main Memory نريد نقلها علي Line يكون نفس الحجم.

Cache Memory هو Blocks لكن التسمية تختلف في Blocks

Or. ramzi elghanuni\_Lecture9

# Mapping Function (2) وظيفة الاسقاط

Hit البيانات موجودة في Cache بمعني اخر إذا قمنا بعملية بحث عن البيانات في Cache البيانات و كالبيانات و كالبيانات

Miss إذا كانت البيانات ليست موجودة في Cache نطرا لجلبها من Memory Main

### **Direct Mapping**

### الاسقاط المباشر

الاسقاط المباشر طريقة لجلب البيانات من ذاكرة RAM إلي Cache يتم تحميل كل (Block) من الذاكرة الرئيسية في سطر محدد من الذاكرة السريعة.

### مُعِرايا الاسقاط المباشر

🥉 أبسط تقنية معروفة.

النظام. عير مكلفة بالنسبة لقدرات النظام.

### عيوب الاسقاط المباشر

\* للبيانات مكان واحد فقط في الذاكرة السريعة في حالة جلب بيانات جديدة وتكون متتابعة يلزم جلب كل مرة بيانات واحدة و إزالتها ثم وضع الأخرى و هكذا.

# The mapping of the main memory to the cache memory: Direct

الاسقاط من الذاكرة الرئيسية الى الذاكرة السريعة: المباشر



35

Dr. ramzi elghanuni\_Lecture?

b = length of block in bitst = length of tag in bits

(equal to size of cache)

# **Associative Mapping**

الاسقاط الترابطي

يمكن وضع blocks في إي Line.

المشكلة في عملية البحث يجب البحث في جميع Line.

# The mapping of the main memory to the cache memory: Associative

الاسقاط من الذاكرة الرئيسية الى الذاكرة السريعة: الترابطي



(b) Associative mapping

# Replacement Algorithms (1) Direct mapping

خوارزميات الاستبدال الاسقاط المباشر

عملية التبديل بين blocks الموجودة في الذاكرة.

وارزميات التبديل (Replacement Algorithms).

ق في الاسقاط المباشر (Direct mapping) لا يلزم أن نستخدم هذه الخوار زميات في الاسقاط المباشر (blocks الجديد بـ blocks القديم.

# Replacement Algorithms (2) Associative mapping

خوارزميات الاستبدال الاستبدال الاسقاط الترابطي

نستخدم هذه الخوارزميات لمعرفة أي Line سيتم وضع blocks الجديد فيه وإزالة القديمة.

كل Line موجودة في cache مرشحة للاستبدال توجد عدة طرق:-

Least Recently used (LRU) >

أقل من أستخدم أخير ،أطول فترة ممكنة ولم يستخدم بعد، يتم استبداله.

First In First Out (FIFO) >

أول من يدخل هو أول من يخرج.

Least frequently used >

أقل من تكرر استخدامه، يعني أقل blocks تم اختياره في التنفيذ.

Random

وهي الاسواء.

## **Write Policy**

## سياسة الكتابة

### استراتيجيات أو سياسات الكتابة على Cache

يجب التخزين في Memory و يتم الكتابة في cache في نفس الوقت عند إدخال البيانات من I/O فيتم Memory و يتم الكتابة في cache في نفس الوقت لكي لا يحدث تعقيد ومن المحمم أن يتم تحديث البيانات باستمرار في الذاكرة، يجب التأكد قبل الاستبدال أنه لا يوجد تعديلات في الذاكرة بحيث يجب أن يكون عنوان blocks و blocks يحملن نفس القيمة أو العنوان.

## Write through

الكتابة من خلال

### (Write through) الكتابة من خلال

cache وأي تحديث على البيانات في RAM و أي تحديث على البيانات في cache يوم كتابة البيانات من RAM إلى RAM لذلك السرعة بطيئة وRAM عالى.

### Write back

إعادة الكتابة

#### (Write back) إعادة الكتابة

يتم كتابة البيانات من I/O إلي cache و RAM بعد انتهاء التحديث بشكل كامل في cache و التحديث بشكل كامل في Cache و التحديثات مرة واحدة فقط إلى RAM ، لا يسبب أي Traffic عالي.

### **Block Size**

## حجم الكتلة

عندما يتم استرداد كتلة من البيانات ووضعها في الذاكرة السريعة ، ليس فقط الكلمة المطلوبة يتم استردادها ولكن أيضا بعض الكلمات الملاصقة لها .

كلما زاد حجم الكتلة إلى أحجام أكبر يتم جلب مزيد من البيانات المفيدة في الذاكرة السريعة ولكن احتمال استخدام بيانات مجلوبة حديثا يصبح أقل من احتمال إعادة استخدام بيانات التي لابد من استبدالها.

### هناك اعتباران يجب اخذهما في الاعتبار:

- o كتل (Block) أكبر يخفض عدد الكتل (Block) التي تدرج في الذاكرة السريعة .
  - م كلما كبرت الكتلة ( $\mathrm{Block}$ ) أصبحت إي كلمة اضافية بعيدة عن الكلمة المطلوبة .

### **Number of Caches**

## عدد الذاكرة السريعة

- في البداية كان هناك مستوى واحد.
- مع تطور التقنية أصبح استخدام ذاكرة سريعة بمستويات متعددة.
  - الذاكرة السريعة متعددة المستويات
- يمكن أن يكون المستوى الاول ملاصق للمعالج على الشريحة نفسها (ذاكرة سريعة داخلية).
  - المستوى الثاني على اللوحة (ذاكرة سريعة خارجية).
  - هناك استراتيجيتان في تصميم الذاكرة السريعة هل موحدة أم منفصلة.
    - الموحدة تكون للبيانات والتعليمات معا.
    - المنفصلة واحدة للتعليمات و اخرى للبيانات.